Космонавтика  Конструирование интегральных микросхем 

1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 [ 61 ] 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 97 98 99 100 101 102 103 104 105 106 107 108 109 110 111 112 113 114 115 116 117 118 119 120 121 122 123 124 125 126 127 128 129 130 131 132 133 134 135 136 137 138 139 140 141 142 143 144 145 146 147 148 149 150 151 152 153 154 155 156 157 158 159 160 161 162 163 164 165

дом, заданным на выводах А13-А15 КЗУ. Сравнение кодов производится блоком выбора модуля при поступлении ня него сигнала SYNC Обмен . Блок выбора модуля выдает разрешение на блоки обмена

Таблица 3.20

В.ход

Контроль на етчосгь инфор-fiam.H, прннн--масчой по входам

Фор\ПРопа-ние бита четности

Выпо няемь-е функнии

А!-..\7.

В -б7, РБ

МПП контролирует на чет-

ность нкформацию, прини-

маемую по шине А или В

МПП контролирует на чет-

ность инфор.мацию, пршн[-

маемую по шине А и входу

РА, и выдает бит четности

па вывод РВ при выдаче

информации иа шину В

МПП контролирует на чет-

ность информацию, прини-

маемую по шине В и входу

РВ, и выдает бит четности

на вывод РА прн выдаче

информации на шину А

Формирование бита четно-

сти для информации, посту-

пающей по шине А или В

Таблица 3.21

Помер вывода

Обозначение

Назначение

06-13

В7-ВО

Шина В (вход/выход) Шнна А (вход/выход)

16-23

АО-А7

2, 3

Выбор микросхемы

ЕРА, ЕРВ

Формирование/контроль

Ошибка четности

5, 24

РВ, РА

Бит четности шин В и А (вход выход)

Общий

Инверсия

DONE

Выполнено

26, 27

С2, С1

Направление передачи

+ 5 В



- - Ш est RCR RC

LLU. f t t t

SYNC тн поит WT8T ABO RPlY

В/ен обпела --

Блох -дпраВления счи тиу/ваниеп/записью

Влои выбора подрля

ГТТТТТ

АВ15 АВ14 Ад13 A1S АП А13 Рис, 3.!8, Структурная схема КР388ВГ2

и управления считываннем/заппсыо, причем последний формирует сигналы CSO п CS1, осуществляющие выбор в модуле ОЗУ соответственно младщего и старщего байтов 16-разрядного стова. Формирование сигналов CSO и CS1 в зависимости от состояния входных сигналов WTBT Запись/байт и ADO Младший разряд адреса осуществляется в соответствии с табл. 3.22. Для задержки выдачи сиг-

Таблица 3.22

SYNC

WTBT

Выполняемая

опероц1;ч

Запись/считывание

слова

DAO-

DA15

Запись младшего

байта

DAO-

D.A7

Запись старшего

байта

DA8-

DA13

Нет выборки ОЗУ

Примечание. 1 - сигнал высокого уровня; О - сигнал низкого уровня; X -состояние безразлично.

нала RPLY Ответ относительно сигналов CSO и CS1 к выводам RCR и RCW подключаются RC-цепп. Резистор R подключается к выводу Ucc, С - к выводу GND. Параметры этих RC-цепсй должи.ы подбираться в зависимости от быстродействия используемых в модуле микросхем ОЗУ таким образом, чтобы прп поступлении сигнала DIN Ввод данных сигнал RPLY не опережал считывание информации из модуля ОЗУ на шину данных, а при поступлении сигнала DOUT Вывод данных гарантировалась запись информации в модуль ОЗУ.

Считывание данных из модуля ОЗУ в режиме ввода данных осуществляется следующим образом. По сигналу SYNC Обмен блок



выбора модуля КЗУ производит сравнение кодов на входах АОП - AD15 с предварительно установленным адресом КЗУ и при их совпа-депни выдает разрешение на блоки обмена и управления счнтыванн-ем/записью.

При поступленги сигнала d!i\ в соответствии с табл. 3.22 формируются сигналы CSO и CS1, а на выводе RCR устанавливается низкий уровень наг.рл-жетнтя (ра.ряжается емкость рС-цепп). Напряжение на выводе RCR начинает растч с постоянной вре.мен!!, определяемой подключенной к нему РС-ценью, и при .достижении определенного уровня КЗУ вырабатывает сигнал RPLY. На основании этого сигнала внешнее устройство снимает сигна.т DIN, что вызывает прекращеппе выработки сигналов CSO и CS1 н снятие сигнала RPLY. Считывание данных из модуля ОЗУ завершено.

Аналогично при постунтении сигнала DOUT происходит пронссс формирования сигналов CSO, CS1, RPLY в режиме записи данных в модуль ОЗУ, при этом длительность задержки сигнала RPLY будет определяться параметрами RC-иепи, подключенной к выводу RCW. Назначение выводов КР588ВГ2 приведено в табл. 3.23.

Таблица 3.23

Номер выводя

Обозначение

Назначение

RPLY

Ответ

Задержка прн вводе

SYNC

Обмен

.AD 15-AD 13, ADO

Шина адрес/данные

DOUT

Вывод данных

Общий

Ввод данных

WTBT

Запись/байт

12-14

A13-Ai5

Шина адреса модуля ОЗУ

13, 16

CSO, CSl

Выбор микросхелы

Задержка при выводе

-i 5 В

3.4. Микропр©ц8£ссрнь!й компг.ект с&рми К1800

Микропроцессорный комплект К1800 предназначен для построе-ппя быстродействующих ЗВМ, контроллеров разтичного назначения, быстродействующих систем обработки данных. Секционная структура с возможностью наращивания, микропрограммное управление, достаточно полный функциональный состав и совместимость с ЭСЛ-схемами средней степени интеграции и ЗУ позволяют широко использовать МПК К1800 прн построении быстродействующих систем для обработки информации в реальном масштабе времени.

Схемы комплекта выполнены на основе ЭСЛ-логики; исключение составляет микросхема К1800ВА4, которая выполнена на основе ТТЛ- и ЭСЛ-логнки.

Рабочий диапазон температур -10...+75°С. При прншненнп данного комплекта необходимо принимать меры для снижения температуры корпуса, для чего использовать обдув и теплоотводы. Ни-



1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 [ 61 ] 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 97 98 99 100 101 102 103 104 105 106 107 108 109 110 111 112 113 114 115 116 117 118 119 120 121 122 123 124 125 126 127 128 129 130 131 132 133 134 135 136 137 138 139 140 141 142 143 144 145 146 147 148 149 150 151 152 153 154 155 156 157 158 159 160 161 162 163 164 165